檢索結果:共6筆資料 檢索策略: "方劭云".ccommittee (精準) and cdept.raw="電子工程系"
個人化服務 :
排序:
每頁筆數:
已勾選0筆資料
1
本論文利用TSMC 90nm 1P9M製程實現一個10位元1GHz的數位至類比轉換器,使用全二進位(Fully Binary)權重式電流式架構達到高速操作的目的。考量受到操作電壓以及短通道效應(Sh…
2
在本論文中,主要實現一個可操作在100MHz十四位元的電流導向式數位類比轉換器,並且探討它的設計方法及設計時所需要注意的地方。之此100MHz十四位元的電流導向式數位類比轉換器式使用聯電(UMC)1…
3
在三維積體電路的架構中,將多層的裝置垂直堆疊整合在一起,這樣的架構不僅會不利於散熱,還會使散熱問題更加嚴重,進而使整體電路的可靠度降低。 在本篇論文中,我們提出了考量散熱與可靠度的叢集式三維積體電路…
4
本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array,FPGA)並利用延遲迴繞與加總平均法為基礎的改良式時間至數位轉換電路(Time-to-Digita…
5
本論文將透過聯電 0.18um 混合模式射頻 1P6M CMOS 製程設計一顆 14 位元、500 MS/s 的高精度電流導向式數位至類比轉換器。為了達足夠的精確度,本論文將提出適合多重元件之高匹配…
6
電路耦合效應是電路實體設計中的重要問題之一,此問題通常是在繞線階段後,產生的線段資訊來做運算與分析,傳統演算法在求解的過程中會根據問題的不同而造成不同的運算複雜度。為了解決此議題,本文提出了一種用來…